Přestože modelování paměťových caches pro účely designu cache a plánování procesů významně pokročilo, efekty vznikající kvůli sdílení cachec stále nejsou podchyceny běžnými přístupy k modelování výkonnosti software. Jednou z překážek je nedostatek informací o vztahu mezi cache misses, se kterými pracují modely caches, a časovými zpožděními, které vyžadují modely výkonnosti software.
V návaznosti na předchozí práci, která ukázala, že cache misses nejsou jediným faktorem pro pozorovaná časová zpoždění, zde prezentujeme rozsáhlý soubor experimentů, které do větší hloubky zkoumají vztah mezi sdílením caches a pozorovanou výkonností na reálné počítačové architektuře.